-
Notifications
You must be signed in to change notification settings - Fork 10
/
Copy pathCHIPNXPPlatformDefaultConfig.h
269 lines (205 loc) · 9.14 KB
/
CHIPNXPPlatformDefaultConfig.h
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
100
101
102
103
104
105
106
107
108
109
110
111
112
113
114
115
116
117
118
119
120
121
122
123
124
125
126
127
128
129
130
131
132
133
134
135
136
137
138
139
140
141
142
143
144
145
146
147
148
149
150
151
152
153
154
155
156
157
158
159
160
161
162
163
164
165
166
167
168
169
170
171
172
173
174
175
176
177
178
179
180
181
182
183
184
185
186
187
188
189
190
191
192
193
194
195
196
197
198
199
200
201
202
203
204
205
206
207
208
209
210
211
212
213
214
215
216
217
218
219
220
221
222
223
224
225
226
227
228
229
230
231
232
233
234
235
236
237
238
239
240
241
242
243
244
245
246
247
248
249
250
251
252
253
254
255
256
257
258
259
260
261
262
263
264
265
266
267
268
269
/*
*
* Copyright (c) 2020-2022 Project CHIP Authors
* Copyright (c) 2020 Google LLC.
* All rights reserved.
*
* Licensed under the Apache License, Version 2.0 (the "License");
* you may not use this file except in compliance with the License.
* You may obtain a copy of the License at
*
* http://www.apache.org/licenses/LICENSE-2.0
*
* Unless required by applicable law or agreed to in writing, software
* distributed under the License is distributed on an "AS IS" BASIS,
* WITHOUT WARRANTIES OR CONDITIONS OF ANY KIND, either express or implied.
* See the License for the specific language governing permissions and
* limitations under the License.
*/
/**
* @file
* Platform-specific configuration overrides for CHIP on
* NXP platforms.
*/
#pragma once
#include <stdint.h>
// ==================== General Platform Adaptations ====================
#ifndef CHIP_CONFIG_ABORT
#define CHIP_CONFIG_ABORT() abort()
#endif // CHIP_CONFIG_ABORT
#ifndef CHIP_CONFIG_PERSISTED_STORAGE_KEY_TYPE
#define CHIP_CONFIG_PERSISTED_STORAGE_KEY_TYPE uint16_t
#endif // CHIP_CONFIG_PERSISTED_STORAGE_KEY_TYPE
#ifndef CHIP_CONFIG_PERSISTED_STORAGE_ENC_MSG_CNTR_ID
#define CHIP_CONFIG_PERSISTED_STORAGE_ENC_MSG_CNTR_ID 1
#endif // CHIP_CONFIG_PERSISTED_STORAGE_ENC_MSG_CNTR_ID
#ifndef CHIP_CONFIG_PERSISTED_STORAGE_MAX_KEY_LENGTH
#define CHIP_CONFIG_PERSISTED_STORAGE_MAX_KEY_LENGTH 2
#endif // CHIP_CONFIG_PERSISTED_STORAGE_MAX_KEY_LENGTH
#ifndef CHIP_CONFIG_LIFETIIME_PERSISTED_COUNTER_KEY
#define CHIP_CONFIG_LIFETIIME_PERSISTED_COUNTER_KEY 0x01
#endif // CHIP_CONFIG_LIFETIIME_PERSISTED_COUNTER_KEY
#ifndef CHIP_CONFIG_PERSISTED_STORAGE_KEY_GLOBAL_MESSAGE_COUNTER
#define CHIP_CONFIG_PERSISTED_STORAGE_KEY_GLOBAL_MESSAGE_COUNTER 0x2
#endif // CHIP_CONFIG_PERSISTED_STORAGE_KEY_GLOBAL_MESSAGE_COUNTER
#ifndef CHIP_CONFIG_TIME_ENABLE_CLIENT
#define CHIP_CONFIG_TIME_ENABLE_CLIENT 1
#endif // CHIP_CONFIG_TIME_ENABLE_CLIENT
#ifndef CHIP_CONFIG_TIME_ENABLE_SERVER
#define CHIP_CONFIG_TIME_ENABLE_SERVER 0
#endif // CHIP_CONFIG_TIME_ENABLE_SERVER
#ifndef CHIP_CONFIG_ERROR_CLASS
#define CHIP_CONFIG_ERROR_CLASS 1
#endif // CHIP_CONFIG_ERROR_CLASS
#ifndef CHIP_CONFIG_SHA256_CONTEXT_SIZE
#define CHIP_CONFIG_SHA256_CONTEXT_SIZE (sizeof(unsigned int) * 98)
#endif // CHIP_CONFIG_SHA256_CONTEXT_SIZE
// ==================== Security Adaptations ====================
#ifndef CHIP_CONFIG_USE_OPENSSL_ECC
#define CHIP_CONFIG_USE_OPENSSL_ECC 0
#endif // CHIP_CONFIG_USE_OPENSSL_ECC
#ifndef CHIP_CONFIG_USE_MICRO_ECC
#define CHIP_CONFIG_USE_MICRO_ECC 0
#endif // CHIP_CONFIG_USE_MICRO_ECC
#ifndef CHIP_CONFIG_HASH_IMPLEMENTATION_OPENSSL
#define CHIP_CONFIG_HASH_IMPLEMENTATION_OPENSSL 0
#endif // CHIP_CONFIG_HASH_IMPLEMENTATION_OPENSSL
#ifndef CHIP_CONFIG_HASH_IMPLEMENTATION_MINCRYPT
#define CHIP_CONFIG_HASH_IMPLEMENTATION_MINCRYPT 1
#endif // CHIP_CONFIG_HASH_IMPLEMENTATION_MINCRYPT
#ifndef CHIP_CONFIG_HASH_IMPLEMENTATION_MBEDTLS
#define CHIP_CONFIG_HASH_IMPLEMENTATION_MBEDTLS 0
#endif // CHIP_CONFIG_HASH_IMPLEMENTATION_MBEDTLS
#ifndef CHIP_CONFIG_HASH_IMPLEMENTATION_PLATFORM
#define CHIP_CONFIG_HASH_IMPLEMENTATION_PLATFORM 0
#endif // CHIP_CONFIG_HASH_IMPLEMENTATION_PLATFORM
#ifndef CHIP_CONFIG_AES_IMPLEMENTATION_OPENSSL
#define CHIP_CONFIG_AES_IMPLEMENTATION_OPENSSL 0
#endif // CHIP_CONFIG_AES_IMPLEMENTATION_OPENSSL
#ifndef CHIP_CONFIG_AES_IMPLEMENTATION_AESNI
#define CHIP_CONFIG_AES_IMPLEMENTATION_AESNI 0
#endif // CHIP_CONFIG_AES_IMPLEMENTATION_AESNI
#ifndef CHIP_CONFIG_AES_IMPLEMENTATION_MBEDTLS
#define CHIP_CONFIG_AES_IMPLEMENTATION_MBEDTLS 0
#endif // CHIP_CONFIG_AES_IMPLEMENTATION_MBEDTLS
#ifndef CHIP_CONFIG_AES_IMPLEMENTATION_PLATFORM
#define CHIP_CONFIG_AES_IMPLEMENTATION_PLATFORM 1
#endif // CHIP_CONFIG_AES_IMPLEMENTATION_PLATFORM
#ifndef CHIP_CONFIG_RNG_IMPLEMENTATION_OPENSSL
#define CHIP_CONFIG_RNG_IMPLEMENTATION_OPENSSL 0
#endif // CHIP_CONFIG_RNG_IMPLEMENTATION_OPENSSL
#ifndef CHIP_CONFIG_RNG_IMPLEMENTATION_CHIPDRBG
#define CHIP_CONFIG_RNG_IMPLEMENTATION_CHIPDRBG 1
#endif // CHIP_CONFIG_RNG_IMPLEMENTATION_CHIPDRBG
#ifndef CHIP_CONFIG_RNG_IMPLEMENTATION_PLATFORM
#define CHIP_CONFIG_RNG_IMPLEMENTATION_PLATFORM 0
#endif // CHIP_CONFIG_RNG_IMPLEMENTATION_PLATFORM
#ifndef CHIP_CONFIG_ENABLE_PASE_INITIATOR
#define CHIP_CONFIG_ENABLE_PASE_INITIATOR 0
#endif // CHIP_CONFIG_ENABLE_PASE_INITIATOR
#ifndef CHIP_CONFIG_ENABLE_PASE_RESPONDER
#define CHIP_CONFIG_ENABLE_PASE_RESPONDER 1
#endif // CHIP_CONFIG_ENABLE_PASE_RESPONDER
#ifndef CHIP_CONFIG_ENABLE_CASE_INITIATOR
#define CHIP_CONFIG_ENABLE_CASE_INITIATOR 1
#endif // CHIP_CONFIG_ENABLE_CASE_INITIATOR
#ifndef CHIP_CONFIG_SUPPORT_PASE_CONFIG0
#define CHIP_CONFIG_SUPPORT_PASE_CONFIG0 0
#endif // CHIP_CONFIG_SUPPORT_PASE_CONFIG0
#ifndef CHIP_CONFIG_SUPPORT_PASE_CONFIG1
#define CHIP_CONFIG_SUPPORT_PASE_CONFIG1 0
#endif // CHIP_CONFIG_SUPPORT_PASE_CONFIG1
#ifndef CHIP_CONFIG_SUPPORT_PASE_CONFIG2
#define CHIP_CONFIG_SUPPORT_PASE_CONFIG2 0
#endif // CHIP_CONFIG_SUPPORT_PASE_CONFIG2
#ifndef CHIP_CONFIG_SUPPORT_PASE_CONFIG3
#define CHIP_CONFIG_SUPPORT_PASE_CONFIG3 0
#endif // CHIP_CONFIG_SUPPORT_PASE_CONFIG3
#ifndef CHIP_CONFIG_SUPPORT_PASE_CONFIG4
#define CHIP_CONFIG_SUPPORT_PASE_CONFIG4 1
#endif // CHIP_CONFIG_SUPPORT_PASE_CONFIG4
#ifndef CHIP_CONFIG_ENABLE_KEY_EXPORT_INITIATOR
#define CHIP_CONFIG_ENABLE_KEY_EXPORT_INITIATOR 0
#endif // CHIP_CONFIG_ENABLE_KEY_EXPORT_INITIATOR
#ifndef CHIP_CONFIG_ENABLE_PROVISIONING_BUNDLE_SUPPORT
#define CHIP_CONFIG_ENABLE_PROVISIONING_BUNDLE_SUPPORT 0
#endif // CHIP_CONFIG_ENABLE_PROVISIONING_BUNDLE_SUPPORT
// ==================== General Configuration Overrides ====================
#ifndef CHIP_CONFIG_MAX_PEER_NODES
#define CHIP_CONFIG_MAX_PEER_NODES 16
#endif // CHIP_CONFIG_MAX_PEER_NODES
#ifndef CHIP_CONFIG_MAX_UNSOLICITED_MESSAGE_HANDLERS
#define CHIP_CONFIG_MAX_UNSOLICITED_MESSAGE_HANDLERS 16
#endif // CHIP_CONFIG_MAX_UNSOLICITED_MESSAGE_HANDLERS
#ifndef CHIP_CONFIG_MAX_EXCHANGE_CONTEXTS
#define CHIP_CONFIG_MAX_EXCHANGE_CONTEXTS 8
#endif // CHIP_CONFIG_MAX_EXCHANGE_CONTEXTS
#ifndef CHIP_CONFIG_RMP_TIMER_DEFAULT_PERIOD_SHIFT
#define CHIP_CONFIG_RMP_TIMER_DEFAULT_PERIOD_SHIFT 6
#endif // CHIP_CONFIG_RMP_TIMER_DEFAULT_PERIOD_SHIFT
#ifndef CHIP_LOG_FILTERING
#define CHIP_LOG_FILTERING 0
#endif // CHIP_LOG_FILTERING
#ifndef CHIP_CONFIG_BDX_MAX_NUM_TRANSFERS
#define CHIP_CONFIG_BDX_MAX_NUM_TRANSFERS 1
#endif // CHIP_CONFIG_BDX_MAX_NUM_TRANSFERS
// ==================== Security Configuration Overrides ====================
#ifndef CHIP_CONFIG_MAX_APPLICATION_GROUPS
#define CHIP_CONFIG_MAX_APPLICATION_GROUPS 4
#endif // CHIP_CONFIG_MAX_APPLICATION_GROUPS
#ifndef CHIP_CONFIG_DEBUG_CERT_VALIDATION
#define CHIP_CONFIG_DEBUG_CERT_VALIDATION 0
#endif // CHIP_CONFIG_DEBUG_CERT_VALIDATION
#ifndef CHIP_CONFIG_ENABLE_CASE_RESPONDER
#define CHIP_CONFIG_ENABLE_CASE_RESPONDER 1
#endif // CHIP_CONFIG_ENABLE_CASE_RESPONDER
// ==================== WDM Configuration Overrides ====================
#ifndef WDM_MAX_NUM_SUBSCRIPTION_CLIENTS
#define WDM_MAX_NUM_SUBSCRIPTION_CLIENTS 2
#endif // WDM_MAX_NUM_SUBSCRIPTION_CLIENTS
#ifndef WDM_MAX_NUM_SUBSCRIPTION_HANDLERS
#define WDM_MAX_NUM_SUBSCRIPTION_HANDLERS 2
#endif // WDM_MAX_NUM_SUBSCRIPTION_HANDLERS
#ifndef WDM_PUBLISHER_MAX_NOTIFIES_IN_FLIGHT
#define WDM_PUBLISHER_MAX_NOTIFIES_IN_FLIGHT 2
#endif // WDM_PUBLISHER_MAX_NOTIFIES_IN_FLIGHT
// ==================== ICD Configuration Overrides ====================
#ifndef NXP_ICD_ENABLED
#define NXP_ICD_ENABLED 0
#endif // NXP_ICD_ENABLED
#if NXP_ICD_ENABLED
#ifndef CHIP_CONFIG_ICD_IDLE_MODE_DURATION_SEC
#define CHIP_CONFIG_ICD_IDLE_MODE_DURATION_SEC NXP_IDLE_MODE_DURATION_SEC
#endif // CHIP_CONFIG_ICD_IDLE_MODE_DURATION_SEC
#ifndef CHIP_CONFIG_ICD_ACTIVE_MODE_DURATION_MS
#define CHIP_CONFIG_ICD_ACTIVE_MODE_DURATION_MS NXP_ACTIVE_MODE_DURATION_MS
#endif // CHIP_CONFIG_ICD_ACTIVE_MODE_DURATION_MS
#ifndef CHIP_CONFIG_ICD_ACTIVE_MODE_THRESHOLD_MS
#define CHIP_CONFIG_ICD_ACTIVE_MODE_THRESHOLD_MS NXP_ACTIVE_MODE_THRESHOLD
#endif // CHIP_CONFIG_ICD_ACTIVE_MODE_THRESHOLD_MS
#ifndef CHIP_CONFIG_ICD_CLIENTS_SUPPORTED_PER_FABRIC
#define CHIP_CONFIG_ICD_CLIENTS_SUPPORTED_PER_FABRIC NXP_ICD_SUPPORTED_CLIENTS_PER_FABRIC
#endif // CHIP_CONFIG_ICD_CLIENTS_SUPPORTED_PER_FABRIC
#ifndef CHIP_CONFIG_SYNCHRONOUS_REPORTS_ENABLED
#define CHIP_CONFIG_SYNCHRONOUS_REPORTS_ENABLED 1
#endif
#endif // NXP_ICD_ENABLED
// ==================== Other Configuration Overrides ====================
#ifndef CHIP_CONFIG_RMP_DEFAULT_MAX_RETRANS
/*
* Increasing the default value to 10 to handle potential scenario where there is latency with the radio used
*/
#define CHIP_CONFIG_RMP_DEFAULT_MAX_RETRANS 10
#endif
/* Increasing the retransmission interval of the MRP messages after subsequent failures */
#ifndef CHIP_CONFIG_MRP_LOCAL_ACTIVE_RETRY_INTERVAL
#ifdef CONFIG_MRP_LOCAL_ACTIVE_RETRY_INTERVAL
#define CHIP_CONFIG_MRP_LOCAL_ACTIVE_RETRY_INTERVAL CONFIG_MRP_LOCAL_ACTIVE_RETRY_INTERVAL
#else
#define CHIP_CONFIG_MRP_LOCAL_ACTIVE_RETRY_INTERVAL (2000_ms32)
#endif // CONFIG_MRP_LOCAL_ACTIVE_RETRY_INTERVAL
#endif // CHIP_CONFIG_MRP_LOCAL_ACTIVE_RETRY_INTERVAL
#ifndef NXP_USE_MML
/* Do not use Memory Manager Light for dynamic memory allocation by default. */
#define NXP_USE_MML 0
#endif // NXP_USE_MML